소개글

전자회로실험으로 다이오드 클리프회로와 클램퍼 회로를 만들어 실험한 결과보고서입니다. 결과값은 실험한 그대로를 적었고 분석에 집중하여 여러가지 관점에서 작성하였습니다. Pspice 모의실험결과와도 비교를 하였습니다.




목차

1) 클리퍼 회로 실험

2) 클램프 회로 실험




본문내용

1) 클리퍼 회로 실험
(그림1) 
입력 파형 진폭 : 6V, 주파수: 60Hz, 저항 
관측된 파형을 분석해보면 +전압의 부분은 잘리고 –전압 부분만 나오는 것을 확인할 수 있다. - 전압은 입력 파형보다 조금 더 줄어들어 있다. 그리고 출력파형은 전체적으로 약 +0.6V올라간 것으로 보이고 있다.
입력전압의 –는 다이오드가 역방향이기 때문에 동작을 하지 않고 저항 에만 저항이 걸린다. - 전압에서 현재 전압이 V라면 출력에 걸리는 전압은 과 의 혼합연결이므로 에 각각 V의 전압이 걸리고 전류는 이다. 결국 옴의 법칙으로 출력 전압은 가 된다. 로 예상과 비슷하게 결과가 나왔다.
입력전압의 +는 다이오드가 0.6V이상만 걸리면 순방향이 되어 저항쪽으로 전류가 흐르지 않고 모두 다이오드로 흘러 출력전압이 제한된다.

☞ 모의실험과 실험결과를 비교해본 결과 예상과 비슷한 출력 파형이 나왔다. 출력 파형에서 실험결과는 입력 파형보다 반응이 조금 느려서 4~5%정도 뒤에 떨어지는 모습이 보인 반면 모의실험에서는 입력 전압이 –로 내려가자 출력 파형도 바로 내려가는 것을 볼 수 있다. 실제 실험하게 되면 소자의 반응 속도가 이러한 차이를 만들어 내는 것이라고 생각한다.




다운받기/자세히보기


Posted by 와우댕글